武漢嵌入式培訓:信盈達深圳fpga培訓怎么樣?歡迎您來免費試聽!

武漢
當前位置:求學問校網(wǎng)首頁>武漢培訓>嵌入式培訓培訓>武漢嵌入式培訓培訓

信盈達深圳fpga培訓怎么樣?歡迎您來免費試聽!

信盈達電子有限公司
【學校名稱】:

信盈達電子有限公司

【授課對象】:

【上課地點】:廣東省深圳市龍華新區(qū)民治大道東邊商務大樓1188(廣東 深圳)

【乘車路線】:民治地鐵站D出口,民康路口

【時 間】:2015-07-05 【瀏覽次數(shù)】:237次 【學費】:¥5800

    QQ在線詳細了解咨詢

課程大綱
第一階段:主要幫助學員了解FPGA系統(tǒng)設計的基礎知識,掌握FPGA最小系統(tǒng)硬件電路設計方法,學會操作QuartusII軟件來完成FPGA的設計和開發(fā)。??
?
3.?FPGA/CPLD的基本結(jié)構(gòu)?
???FPGA的基本結(jié)構(gòu)?
???CPLD的基本結(jié)構(gòu)
? ?FPGA和CPLD的比較?
? ?FPGA/CPLD的設計流程?
4.?PLD/FPGA的分類和使用?
5.?FPGA關鍵電路的設計(最小電路設計):
??????FPGA管腳設計
??????下載配置與調(diào)試接口電路設計
??????高速SDRAM存儲器接口電路設計
??????異步SRAM(ASRAM)存儲器接口電路設計
??????FLASH存儲器接口電路設計
??????開關、按鍵與發(fā)光LED電路設計
??????VGA接口電路設計
??????PS/2鼠標及鍵盤接口電路設計
??????RS-232串口
??????字符型液晶顯示器接口電路設計
??????
??????電源電路設計
??????復位電路設計
??????撥碼開關電路設計
??????i2c總線電路設計
??????時鐘電路設計
??? ?圖形液晶電路設計

第二階段:介紹熟練掌握硬件描述語言(Verilog?HDL)是FPGA工程師的基本要求。通過本節(jié)課程的學習,學員可以了解目前最流行的Verilog?HDL語言的基本語法,掌握Verilog?HDL語言中最常用的基本語法。通過本節(jié)課程學習,學員可以設計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設計方法。通過實戰(zhàn)訓練,學員可以對Verilog?HDL語言有更深入的理解和認識。
?硬件描述語言簡介?
? ?Verilog?HDL的特點?
? ?Verilog?HDL的設計流程簡介?
?Verilog模塊的基本概念和結(jié)構(gòu)?
? ?Verilog模塊的基本概念?
???Verilog?HDL模塊的基本結(jié)構(gòu)?
?數(shù)據(jù)類型及其常量及變量?
?運算符及表達式?
? ?算術運算符?
? ?關系運算符?
? ?邏輯運算符
? ?按位邏輯運算符?
? ?條件運算符?
? ?移位運算符?
? ?拼接運算符?
? ?縮減運算符?
?條件語句和循環(huán)語句?
???條件語句
? ?case?語句?
? ?while語句?
? ?for語句?
?結(jié)構(gòu)說明語句?
? ?initial語句?
? ?always語句?
? ?task和function語句?
?系統(tǒng)函數(shù)和任務?
? ?標準輸出任務?
? ?仿真控制任務?
? ?時間度量系統(tǒng)函數(shù)
? ?文件管理任務?
?小結(jié)
?
第三階段?Altera?FPGA設計
?Altera高密度FPGA
? ?主流高端FPGA——Stratix系列?
? ?內(nèi)嵌高速串行收發(fā)器的FPGA?Stratix?GX系列
?Altera的Cyclone系列低成本FPGA?
? ?新型可編程架構(gòu)?
? ?嵌入式存儲資源?
? ?專用外部存儲接口電路
? ?支持的接口和協(xié)議?
? ?鎖相環(huán)的實現(xiàn)?
? ?I/O特性
? ?Nios?II嵌入式處理器
? ?配置方案?
?Altera的MAX?II系列CPLD器件?
?Quartus?II軟件綜述?
? ?Quartus?II軟件的特點及支持的器件?
? ?Quartus?II軟件的工具及功能簡介?
? ?Quartus?II軟件的用戶界面?
?設計輸入?
? ?建立工程?
? ?建立設計?
?綜合?
?布局布線?
?仿真
?編程與配置?
?小結(jié)

第四階段:隨著FPGA芯片的性能和密度不斷提高,?基于FPGA產(chǎn)品開發(fā)正在逐漸成熟并且在很多領域得到了應用。本階段重點學習在FPGA產(chǎn)品設計核心技術
?FPGA的硬件設計技術
?基于Nios?II的SOPC系統(tǒng)設計
?Nios?II的SOPC系統(tǒng)的設計實例
?系統(tǒng)時序邏輯設計技術
?基于FPGA的IP核設計技術

?基于FPGA的硬件回路仿真器設計

第五階段Alter的IP工具
?IP的概念
?Alter可提供的IP
?Alter?IP在設計中的作用

第六階段:總結(jié)答疑,由工程師帶領學員設計項目

    QQ在線詳細了解咨詢

網(wǎng)上預約報名

讓培訓機構(gòu)來找我,貨比三家!

網(wǎng)上報名,學費立減50-300元

姓 名: 手 機:
地 址: 留 言:
QQ:

武漢嵌入式培訓最新資訊

武漢嵌入式培訓熱門學校